Dylid rhoi sylw i'r problemau wrth blygio cydrannau i mewnCynulliad PCBproses
Dylid dewis cydrannau PCB yn gywir ar y rhagosodiad o fodloni gofynion swyddogaeth cylched.Dylid nodi y gallai fod gwahaniaethau mawr rhwng y trothwy foltedd sensitif o gydrannau sydd â'r un swyddogaeth, model a chyflenwyr gwahanol.Felly, pa broblemau y dylem dalu sylw iddynt wrth fewnosod cydrannau yn PCB?
1. Cyfyngu cerrynt allbwn i osgoi effaith cloi cylched CMOS
Mae'r effaith cloi yn ddull methiant arbennig o gylched CMOS, oherwydd mae transistor PNP parasitig a transistor NPN yn strwythur mewnol cylched CMOS, ac maent yn ffurfio strwythur thyristor parasitig PNPN, felly effaith cloi cylched CMOS yw a elwir hefyd yn “effaith thyristor”.
2. Defnyddio rhwydweithiau hidlo
Weithiau mae angen cebl mewnbwn hir rhwng system gylched CMOS a'r cyswllt mecanyddol, sy'n cynyddu'r posibilrwydd o ymyrraeth electromagnetig.Felly, dylid ystyried rhwydwaith hidlo.
3. rhwydwaith RC
Lle mae'n ymarferol, ar gyfer mewnbwn sensitif dyfeisiau deubegwn, gall y rhwydwaith RC sy'n cynnwys gwrthyddion â gwrthiant mwy a chynwysorau sydd ag o leiaf 100pF leihau dylanwad gollyngiadau electrostatig.
4. atal y pin o tiwb mewnbwn ar gyfer CMOS yn cael ei atal.
Osgoi bod diwedd mewnbwn dyfais CMOS wedi'i sodro ar y bwrdd cylched yn cael ei atal.Ar yr un pryd, dylai fod yn talu sylw i ni chaniateir atal yr holl arweinwyr mewnbwn diangen ar y ddyfais CMOS.Oherwydd unwaith y bydd y mewnbwn wedi'i atal, bydd y potensial mewnbwn mewn cyflwr ansefydlog.
Mae'r uchod yn grynodeb o'r problemau y dylid rhoi sylw iddynt yn y broses o fewnosod cydrannau i PCB.Rwy'n gobeithio y bydd o gymorth i chi.Am ragor o fanylion, ewch i'n gwefan www.pcbfuture.com
Amser postio: Mai-14-2021